IT之家 9 月 14 日消息,臺積電等半導體廠商正在加快推進面板級扇出封裝(FOPLP)技術的研發,這一新型封裝技術正在快速獲得行業關注。
據中國臺灣《工商時報》報道,供應鏈消息顯示,目前 FOPLP 機臺已經出貨,客戶導入測試良率達九成,但大尺寸應用仍處於“驗證及小規模試產”階段,量產尚需考慮風險與成本。
圖源:Pixabay
IT之家注:FOPLP 的全稱是 Fan-Out Panel Level Package。半導體行業中的扇出(fan-out)是相對於扇入(fan-in)而產生的概念,其區別如下圖所示。扇入型封裝的導線重新分佈層(RDL)線路和引腳都在被封裝芯片的投影面積之內,而扇入型封裝的 RDL 線路和引腳不僅在芯片所處的投影面積之內,而且在投影面積的外圍也有分佈。
所謂的面板級封裝(PLP)則是相對於晶圓級封裝(WLP)來說的,就是之前採用晶圓作爲載板的封裝改爲採用面板作爲封裝的載板。這些載板的材質可以選擇金屬、玻璃和高分子聚合物材料。
《工商時報》介紹稱,FOPLP 的關鍵在於以方形面板取代晶圓,相較晶圓級扇出封裝(FOWLP),FOPLP 採用矩形載板,600×600 毫米麪板面積超過 12 英寸晶圓的五倍以上,利用率也可從約 57% 提升至 87%,從而降低單位成本並提升生產靈活性。
據《工商時報》,業界正採取“雙軌”路徑推進。一方面,FOPLP 已進入小規模量產階段,羣創光電與力成科技率先用於封裝電源管理芯片(PMIC)及電源元件等小型芯片。
另一方面,臺積電則發展自有的 CoPoS(晶圓級面板封裝)方案,目標是爲英偉達、AMD 等大型 GPU 應用提供支持,但試產仍有瓶頸。
目前,FOPLP 所用載板以金屬或玻璃爲主,主流尺寸包括臺積電的 310×310 毫米、力成的 515×510 毫米、日月光的 600×600 毫米,以及羣創的 700×700 毫米。報道稱,力成在部署新一代激光與點膠設備後,試產良率已達 90%,預計明年可提升至 95% 以上。
在技術佈局方面,《工商時報》稱,臺積電已設立專門的 FOPLP 研發團隊與產線,並投資 PLP(面板級封裝)及 TGV(穿玻璃通孔)以推動玻璃基板的發展。原定 2027 年量產的時間表,供應鏈消息顯示有望提前。
另外,臺積電今年 8 月確認將在兩年內淘汰 6 英寸晶圓產能,並整合 8 英寸產能以提升效率。據《自由財經》報道,臺積電晶圓二廠(6 英寸)和五廠(8 英寸)是否會轉用於先進封裝尚待評估,但業界傳聞臺積電可能將其改造爲 CoPoS 產線。
相關閱讀:
《消息稱臺積電整合 8 英寸舊廠,轉向自研 EUV 薄膜提良率、降成本》
廣告聲明:文內含有的對外跳轉鏈接(包括不限於超鏈接、二維碼、口令等形式),用於傳遞更多信息,節省甄選時間,結果僅供參考,IT之家所有文章均包含本聲明。